dexterav napísal: St 14. Dec, 2022, 12:32
imho problém je stále ten istý, prepojenie toho hlavného bez straty výkonu resp trablov zo synchronizáciou obrazu
vid napr vypnutie polovice 7950X zvyšuje výkon v hrách
proste sa to nezmenilo resp to syncro neni stále tak easy, ale je jasné že to je riešenie pre budúcnosť hned ako sa porieši to synchro obrazu
výpočty sú vec iná a tam si kludne môžeš spojiť aj 8 chipletov a nič sa nedeje
mp3turbo napísal: St 14. Dec, 2022, 13:05
jasan. Treba nejaky SuperInfinityFabric co dokaze 5TB/s a to je ten isty problem ako komunikacia cipov s pamatami na tych grafikach, preto je rozdiel ci mame 256bit alebo 320 alebo 384bit bus a taku alebo hentaku frekvenciu.
holt keby to bolo jednoduche, uz by to asi volakto poriesi a nestalo by to tolko. Zazrak samotny je uz to ze v tych grafikach je 80 miliard tranzistorov a nesere sa to kazdy druhy den.
jednoducha odpoved na to neexistuje. ako turbo pise, je predpoklad ze higher speed linky by pomohli.
problem je tdp, cim viacej minies na io, tym menej ostane pre cores. epyc4 io chiplet je tusim 100w

druhy bod, monolit vs chiplet. doteraz nv+ intel sa tomu vyhybali, ale <7nm je len otazka casu kedy budu donuteni.
totiz dram,sram <7nm neskaluje, tak sa oplati to vyhodit na lacnejsi cip >7nm. io skaluje este horsie.. (a male nody su moc drahe mm2, na plytvanie miestom)
mensi cip mm2=lepsi yield, to je druhy silny dovod. amd trenuje technologiu postupne v malych krokoch.
sp-rapids, velke susto naraz si myslim, mal byt 2021, zatial odlozene na 2023. nv ciplety zatial ticho.
**viac cache je "low hanging fruit" ako zvysit vykon. cize scenar do buducnosti je jasny. len to treba ebnut kamsi bokom.
je mozne ze future zen bude mat centralne l3 v io ciplete. a l2 bude spolocna pre cores ako l3 doteraz. by mohlo vyriesit hore spominany problem.
v dalekej buducnosti sa na iny ciplet presunie mozno aj l1. v sakra dalekej buducnosti sa oplati nastrihat compute ciplet (casti core) a spajat ho spolu na kremik substrate.